[ posetilac- @ 13.05.2008. 16:53 ] @
Molio bi strucne ljude da odvoje 5min da mi odgovore na sledeca pitanja , bio bi vrlo zahvalan :) Verujem da su ova pitanja za vas vrlo laka , a meni biste dosta pomogli s dogovorima . 1. Keramički kondenzatori se koriste za filtriranje napajanja digitalnih integrisanih kola zbog toga što imaju: a) malu sopstvenu induktivnost b) veliku kapacitivnost c)veliki radni napon 2. Jednačina za punjenje kondenzatora preko otpornika R glasi: 3. Jednačina za pražnjenje kondenzatora preko otpornika R glasi: 4. Vremenska konstanta za RC kolo je definisana kao: 5. Kondenzator koji se puni preko otpornika sa vremenskom konstantantom τ, se napuni na preko 99.99% vrednosti napona nakon vremena: a) t=1τ b) t=10τ c) t=100τ 6. Kondenzator koji se puni preko otpornika sa vremenskom konstantantom τ, se napuni na preko 99% vrednosti napona nakon vremena: a) t=0.5τ b) t=5τ c) t=50τ 7. Preporučeni radni napon za digitalna integrisana kola u HC tehnologiji je: a) 2V do 6V b) 3V do 18V c) 4.5V do 5.5V 8. Radni temperaturni opseg za standardna, komercijalna, digitalna integrisana kola u HC tehnologiji je: a) -40 °C do +85 °C b) 0 °C do 75 °C c) -55 °C do +125 °C 9. Maksimalni, garantovani, napon logičke nule za standardna digitalna integrisana kola u HC tehnologiji je: a) 0.8V b) 30% Vdd c) 50% Vdd 10. Minimalni, garantovani, napon logičke jedinice za standardna digitalna integrisana kola u HC tehnologiji je: a) 2V b) 50% Vdd c) 70% Vdd 11. Ulazna kapacitivnost za standardna digitalna integrisana kola u HC tehnologiji je reda: a) 0.5pF b) 5pF c) 50pF 12. Ulazna otpornost za standardna digitalna integrisana kola u HC tehnologiji je : a) manja od 10k b) oko 100k c) veća od 1M 13. Vreme kašnjenja signala kroz standardna digitalna integrisana kola, tipa dvoulazno NI kolo, invertor, dvilazno NILI kolo, u HC tehnologiji je reda: a) 0.1ns b) 10ns c) 100ns 14. Neiskorišćeni ulazi digitalnih integrisanih logičkih kola, u HC tehnologiji, se vezuju na: a) Vss b) Vss ili Vdd, u zavisnosti od funkcije c) Vdd 15. Potrošnja, disipacija, digitalnih integrisanih logičkih kola, u HC tehnologiji, se sa povećanjem radne učestanosti: a) smanjuje b) ne menja c) povećava 16. Potrošnja, disipacija, digitalnih integrisanih logičkih kola, u HC tehnologiji, se sa povećanjem radnog napona: a) smanjuje b) ne menja c) povećava 17. Logička kola sa open drain izlazom, u zavisnosti od stanja ulaza, daju: a) 0, HZ b) 1, HZ c) 0, 1 18. Kod wired or logike realizovane sa open drain logičkim kolima na izlaz se: a) vezuje pull up otpornik b) vezuje pull down otpornik c) ne vezuje otpornik 19. Logička kola sa tri stanja na svojim izlazima, u zavisnosti od stanja ulaza i kontrolnih signala, daju: a) -1, 0, 1 b) 0, 1, 2 c) 0, 1, HZ 20. Da bi se realizovala bilo koja logička funkcija, dovoljno je da raspolažemo sa kolima tipa: a) dvoulazno NAND b) dvoulazno AND c) dvoulazno OR 21. EXOR i EXNOR logička kola, u poredjenju sa OR, NOR, AND i NAND logičkim kolima imaju kašnjenje: a) manje b) isto c) veće 22. Oscilator sa kristalom kvarca koji osciluje na paralelnoj rezonantnoj učestanosti ima tačnost: a) 1 do 2 ppm b) 10 do 20 ppm c) 100 do 200 ppm 23. Sat realnog vremena je realizovan sa kvarcnim oscilatorom. Tačnost učestanosti je 100 ppm. Ovako realizovan sat greši mesečno: a) 20 do 30 s b) 200 do 300 s c) 2000 do 3000 s 24. SR flip-flop je realizovan sa dva dvoulazna NI kola u HC tehnologiji. Da bi flipflop promenio stanje potrebno je na odgovarajući ulaz dovesti impuls minimalnog trajanja oko: a) 0.2 ns b) 2 ns c) 20 ns 25. SR flip-flop je realizovan sa dva dvoulazna NOR kola u HC tehnologiji. Da bi flipflop promenio stanje potrebno je na odgovarajući ulaz dovesti impuls minimalnog trajanja oko: a) 2 ns b) 20 ns c) 200 ns |