[ BrankoSovrlic @ 15.05.2016. 14:55 ] @
Imam pitanje vezano za kolo 555. Ovo je šema koju ćemo analizirati:![]() Ako je napon izvora Vcc 9V a struje invertujućih i neinvertujućih ulaza komparatora K1 i K2 zanemarimo, dobijamo jednostavno korišćenjem naponskog djelitelja napone VA1 (razlika potencijala između tačke A i tačke 1, mase) i VB1 (razlika potencijala između tačke B i tačke 1, mase) kao: VB1 = 5kOm * Vcc / (5kOm + 5kOm + 5kOm) = 3V, VA1 = (5kOm + 5kOm) * Vcc / (5kOm + 5kOm + 5kOm) = 6V. Napon VA1 je ustvari napon pina CTRL. Ako na pin TRIG dovedemo u odnosu na masu napon koji je veći od napona VB1, K2 će ući u negativno zasićenje pa će na ulazu S flipflopa biti nizak napon. Ako na pin THRESH dovedemo u odnosu na masu napon koji je veći od napona VA1, K1 će ući u pozitivno zasićenje pa će na ulazu R flipflopa biti visok napon. Ako na RES pin flipflopa dovedemo Vcc, flipflop će biti resetovan, pa će na izlazu Q biti nizak napon a na njegovom komplementu visok. Tu nastaje problem. Visok napon se dovodi na bazu tranzistora, a s obzirom na strujno naponsku karakteristiku BJT znamo da je za VBE < 0.5V BJT zakočen, a da za VBE približno 0.7V provodi, međutim ođe je VBE mnogo iznad tih 0.7V. Što će se desiti u ovom slučaju? Zar ne bi trebalo staviti neki otpor između komplementarnog izlaza flipflopa i baze tranzistora koji će da preuzima višak napona? [Ovu poruku je menjao BrankoSovrlic dana 15.05.2016. u 16:07 GMT+1] |